Modelo computacional de un modulador ∑-∆ de 2° orden para la generación de señales de prueba en circuitos integrados analógicos.

José Leonardo Simancas-García

Resumen


En este artículo se realiza la modelo computacional de un modulador ∑-∆ de 2 ° orden para la generación de las señales Pulse Density Modulated (PDM) (modulado por densidad de pulso) requerido en el diseño propuesto por uno de los autores en un trabajo anterior que trata sobre la verificación del funcionamiento de circuitos integrados analógicos. Para este propósito, se estudia el funcionamiento teórico de los moduladores ∑-∆, y se realiza el modelo matemático de este último usando las ecuaciones en diferencias finitas en el marco del muestreo coherente. Luego de esto, se codifica en Matlab™ el modelo matemático y se verifica que tal modelo se comporta conforma a la teoría de la modulación ∑-∆ mediante simulaciones. Debido a que este trabajo es complementario a uno desarrollado con anterioridad, como ya se mencionó  se debe verificar que los estímulos que están codificados en las señales PDM sean recuperables mediante un filtro pasa-bajas, por tanto, se implementó el filtro en Matlab™ y se le aplico a las señales PDM. El resultado fue la correcta recuperación de los estímulos pero con un ruido remanente (fuera y dentro de la banda de interés) no eliminable mediante filtrado que se puede considerar una desventaja, pero que es tolerable.


Palabras clave


Modulador ∑-∆, señales PDM, modelo computacional, filtro pasa-bajas, verificación de circuitos integrados analógicos

Citas


Y. Zorian, E. J. Marinissen, y S. Dey, «Testing embedded-core based system chips», en Test Conference, 1998. Proceedings., International, 1998, pp. 130-143.

K. Kundert, H. Chang, D. Jefferies, G. Lamant, E. Malavasi, y F. Sendig, «Design of mixed-signal systems-on-a-chip», IEEE Trans. Comput.-Aided Des. Integr. Circuits Syst., vol. 19, n.o 12, pp. 1561-1571, dic. 2000.

M. M. Hafed, N. Abaskharoun, y G. W. Roberts, «A 4-GHz effective sample rate integrated test core for analog and mixed-signal circuits», IEEE J. Solid-State Circuits, vol. 37, n.o 4, pp. 499-514, abr. 2002.

J. L. S. García, «Diagnóstico de Circuitos Integrados Analógicos y de Comunicaciones», Inge@Uan, vol. 1 fasc.1, pp. 7-19, 2011.

J. L. S. García, «Bloque funcional para pruebas de circuitos integrados analógicos y de señal mezclada», Final de carrera., Universidad del Norte., Barranquilla-Colombia, 2006.

M. M. Hafed y G. W. Roberts, «A stand-alone integrated excitation/extraction system for analog BIST applications», en Custom Integrated Circuits Conference, 2000. CICC. Proceedings of the IEEE 2000, 2000, pp. 83-86.

E. M. Hawrysh y G. W. Roberts, «An integration of memory-based analog signal generation into current DFT architectures», en Test Conference, 1996. Proceedings., International, 1996, pp. 528-537.

S. Park, «Principles of sigma-delta modulation for analog-to-digital converters.» [En línea]. Disponible en: http://www.numerix-dsp.com/appsnotes/APR8-sigma-delta.pdf.

J. G. Proakis y D. K. Manolakis, Digital Signal Processing, 4 edition. Upper Saddle River, N.J: Prentice Hall, 2006.

P. Aziz, H. Sorensen, y J. V. der Spiegel, «An Overview of Sigma-Delta Converters: How a 1-bit ADC achieves more than 16-bit resolution», Dep. Pap. ESE, pp. 61 - 84, ene. 1996.

E. S. Olivas, M. M, F. J, y C. G, Tratamiento digital de señales: problemas y ejercicios resueltos. Pearson Educación, 2003.


Texto completo: PDF

Refbacks

  • No hay Refbacks actualmente.


Perfil de la revista en Google Scholar

Universidad Antonio Nariño - Sede Circunvalar

Carrera 3 Este No 47 A - 15, Bloque 4, Piso 3

Bogotá, Colombia

Revista afiliada a la Red Colombiana de Revistas de Ingeniería e indexada en EBSCO, ULRICHSWEB, DOAJ y Publindex - categoría C.

ISSN 2145-0935 ISSN online: 2346-1446